首 页 行业热点 新车 试驾评测 养车用车 车型库
当前位置:首页100db二级运放的设计

100db二级运放的设计

2021-09-22 来源:好土汽车网
导读 100db二级运放的设计


高增益二级运放的设计

重庆邮电大学重庆国际半导体学院 年级:2011级 班级:1611101 姓名:王强

引言

相对与数字集成电路的规律性和离散性,计算机辅助设计方法学在给定所需功能行为描述的数字系统设计自动化方面已经非常成功。但这并不适用于模拟电路设计。一般来说,模拟电路设计仍然需要手工进行。因此,仔细研究模拟电路的设计过程,熟悉那些提高设计效率、增加设计成功机会的原则是非常必要的。

运算放大器(简称运放)是许多模拟系统和混合信号系统中的一个完整部分。各种不同复杂程度的运放被用来实现各种功能:从直流偏置的产生到高速放大或滤波。伴随者每一代CMOS 工艺,由于电源电压和晶体管沟道长度的减小,为运放的设计不断提出复杂的课题。

运算放大器的设计可以分为两个较为独立的两个步骤。第一步是选择或搭建运放的基本结构,绘出电路结构草图。一般来说,决定好了电路结构以后,便不会更改了,除非有些性能要求必须通过改变电路结构来实现。

一旦结构确定,接着就要选择直流电流,手工设计管子尺寸,以及设计补偿电路等等,这个步骤包含了电路设计的绝大部分工作。为了满足运放的交流和直流要求,所有管子都应被设计出合适的尺寸。然后在手工计算的基础上,运用计算机模拟电路可以极大的方便对电路进行调试和修改。但要记住,手算是绝对必需的!通过手算,可以深入的理解电路,对于设计多边形法则也可以更好进行权衡和把握。

电路分析

VDDM7M5IssVin+M3M1M2M8M6Vin1M4Vin-VoutM9M12M11GNDM10

图1.1

电路结构

最基本的CMOS二级米勒补偿运算放大器的结构如图1.1所示。主要包括四部分:第一级输入级放大电路、第二级放大电路、偏置电路和相位补偿电路。

电路描述

输入级放大电路由M1~M8组成。M1和M2组成NMOS差分输入对, 差分输入与单端输入相比可以有效抑制共模信号干扰。

输出级放大电路由M9、M10组成。M9为共源放大器,M10为其提供恒定偏置电流同时作为第二级输出负载。相位补偿电路由R和CC构成,与电容CC一起跨接在第二级输入与第一级输出之间,构成RC密勒补偿。

静态特性

暂时不考虑电阻R,绘出电路的等效模型,如图1.2所示。

CC`+Vin1-

+Vin2-图1.2

+Vout-Gm2Vin2C1

由于第一级差分输入对管M1 、M2 相同,可以得到:

Gm1gm1gm2

R1表示第一级输出电阻,其值可以表示为:

R1gm1ro1ro3||gm5ro5ro7 则第一级的电压增益为:

AV1Gm1R1gm1gm1ro1ro3||gm5ro5ro7 对第二级有:

Gm1Vin1

C2``R2R1

(1)

(2)

(3)

Gm2gm9

(4) (5)

R2ro9||ro10

AV2Gm2R2gm9ro9||ro10

(6)

AVAV1AV2Gm1R1Gm2R2gm1gm1ro1ro3||gm5ro5ro7gm9ro9||ro10 (7)

频率特性

在图1.2所示的等效电路中,C1为第一级输出节点到地的总电容,C2为第二级输出节点到地的总电容,运用KCL得到:

Gm1Vi1Vi2SC1Vi2SCCVi2Vout0 R1VoutSC2VoutSCCVoutVi20 R2

(8)

Gm2Vi2 (9)

联立以上两式(8)、(9)可得如下表达式:

VoutGm1Gm2SCCR1R2 Vin1aS2bS1其中a有以下表达式决定:

(10)

aC1C2CCG1C2R1R2

(11)

(12)

bC1R1C2R2CCGm2R1R2R1R2 有式(10)可得:

11C1R1C2R2CCGm2R1R2R1R2

(13)

2C1R1C2R2CCGm2R1R2R1R2C1C2CCG1C2R1R21R1R2Gm2CC

(14)

由经验可得,C1通常远远小于CC,且Gm2R2也远远大于1,则式(14)可以化简为:

1 (15)

2Gm2CCC1C2C1CCC2CC

(16)

比较式(15)、(16)可得ω1为主极点,ω2为次极点。若在单位增益带宽内只有一个极点,其值可以由运放的开环直流增益与3dB带宽的乘积得到。

GBWAV1Ggm11Gm1R1Gm2R2m122R1R2Gm2CC2CC2CC

(17)

由gm2IDVGSVTH可将式(17)化为

GBWIDCCVGSVTH

(18)

其中VGS-VTH=Von ,由式(17)、 (18)可以推测要增大GBW需增大ID或者减小Von 。

图1.3NMOS gm/ID特性曲线

图1.4PMOS gm/ID特性曲线

von=0.1 von=0.2

von=0.3

von=0.1

von=0.3

von=0.4

von=0.2

von=0.4

静态偏置

根据运放要求低频增益大于100dB,单位增益带宽大于10KHz,相位裕度大于45度。

低频增益

低频增益=20logAV,由此可以得到AV≥100000。由式(7)可得到:

AVgm1gm1ro1ro3||gm5ro5ro7gm9ro9||ro10100000

(19)

查表可得到

取M1~M8的阈值电压为0.2V,M9的阈值电压取为0.25V,考虑寄生电容的影响,取L=1.2u,查表得

gm1/ID≈9.5 gm5/ID≈8.5 gm9/ID≈6.5 VE1≈15

共模输入范围

共模输入范围即使放大器第一级所有MOS晶体管处于饱和区的共模输入电压范围。由图1.1可以得到共模输入范围

AVgm1gm1ro1ro3||gm5ro5ro7gm9ro9||ro10100000

(20)

取Vin+=Vin-=1.3V,第二级放大器输入电压V2=1.7V。 输出摆幅

输出摆幅即使所有晶体管都工作在饱和区时的输出电压的范围。由图1.1可得输出摆幅为:

Von10≤Vout≤VDD-Von9 (21)

CADENCE仿真验证

图1.7CADENCE电路图

瞬态仿真曲线

图1.8输出摆幅仿真曲线

由图1.8输出摆幅仿真曲线可以得到输出摆幅为0.2~2.6V,满足要求。

图1.9瞬态输入与输出曲线

交流仿真

图1.10交流仿真波特图

由图1.10可以得出,低频增益为100.6dB,3dB带宽为11.07KHz,GBW为90.13MHz。低频增益和GBW满足设计要求。

图1.11没有进行米勒补偿前的波特图

从图1.11得到相位裕度不满足设计要求,需要进行频率补偿。本文采用米勒补偿技术。

图1.12采用米勒补偿后的频率特性

进行米勒补偿后的波特图如图1.12所示,低频增益为100.6dB,3dB带宽为233Hz,单位增益带宽为23.94MHz大于10MHz,相位裕度为57度大于45度,满足设计要求。

版图绘制

版图验证

因篇幅问题不能全部显示,请点此查看更多更全内容